Personnaliser

OK

Integrated System-Level Modeling of Network-on-Chip enabled Multi-Processor Platforms - Kogel, Tim

Note : 0

0 avis
  • Soyez le premier à donner un avis

Vous en avez un à vendre ?

Vendez-le-vôtre
Aucun vendeur ne propose ce produit

Soyez informé(e) par e-mail dès l'arrivée de cet article

Créer une alerte prix
Publicité
 
Vous avez choisi le retrait chez le vendeur à
  • Payez directement sur Rakuten (CB, PayPal, 4xCB...)
  • Récupérez le produit directement chez le vendeur
  • Rakuten vous rembourse en cas de problème

Gratuit et sans engagement

Félicitations !

Nous sommes heureux de vous compter parmi nos membres du Club Rakuten !

En savoir plus

Retour

Horaires

      Note :


      Avis sur Integrated System - Level Modeling Of Network - On - Chip Enabled Multi - Processor Platforms Format Broché  - Livre Littérature Générale

      Note : 0 0 avis sur Integrated System - Level Modeling Of Network - On - Chip Enabled Multi - Processor Platforms Format Broché  - Livre Littérature Générale

      Les avis publiés font l'objet d'un contrôle automatisé de Rakuten.


      Présentation Integrated System - Level Modeling Of Network - On - Chip Enabled Multi - Processor Platforms Format Broché

       - Livre Littérature Générale

      Livre Littérature Générale - Kogel, Tim - 01/11/2010 - Broché - Langue : Anglais

      . .

    • Auteur(s) : Kogel, Tim - Leupers, Rainer - Meyr, Heinrich
    • Editeur : Springer Netherland
    • Langue : Anglais
    • Parution : 01/11/2010
    • Format : Moyen, de 350g à 1kg
    • Nombre de pages : 216
    • Expédition : 354
    • Dimensions : 24.0 x 16.0 x 1.2
    • ISBN : 9048172020



    • Résumé :
      We are presently observing a paradigm change in designing complex SoC as it occurs roughly every twelve years due to the exponentially increasing number of transistors on a chip. This design discontinuity, as all previous ones, is characterized by a move to a higher level of abstraction. This is required to cope with the rapidly increasing design costs. While the present paradigm change shares the move to a higher level of abstraction with all previous ones, there exists also a key difference. For the ?rst time shrinking geometries do not leadtoacorrespondingincreaseofperformance. InarecenttalkLisaSuofIBM pointed out that in 65nm technology only about 25% of performance increase can be attributed to scaling geometries while the lion share is due to innovative processor architecture [1]. We believe that this fact will revolutionize the entire semiconductor industry. What is the reason for the end of the traditional view of Moore?s law? It is instructive to look at the major drivers of the semiconductor industry: wireless communications and multimedia. Both areas are characterized by a rapidly increasingdemandofcomputationalpowerinordertoprocessthesophisticated algorithmsnecessarytooptimallyutilizethepreciousresourcebandwidth. The computational power cannot be provided by traditional processor architectures and shared bus type of interconnects. The simple reason for this fact is energy ef?ciency: there exist orders of magnitude between the energy ef?ciency of an algorithm implemented as a ?xed functionality computational element and of a software implementation on a processor.

      Le choixNeuf et occasion
      Minimum5% remboursés
      La sécuritéSatisfait ou remboursé
      Le service clientsÀ votre écoute
      LinkedinFacebookTwitterInstagramYoutubePinterestTiktok
      visavisa
      mastercardmastercard
      klarnaklarna
      paypalpaypal
      floafloa
      americanexpressamericanexpress
      Rakuten Logo
      • Rakuten Kobo
      • Rakuten TV
      • Rakuten Viber
      • Rakuten Viki
      • Plus de services
      • À propos de Rakuten
      Rakuten.com