Personnaliser

OK

System-On-Chip: Next Generation Electronics -

Note : 0

0 avis
  • Soyez le premier à donner un avis

Vous en avez un à vendre ?

Vendez-le-vôtre

185,03 €

Produit Neuf

  • Ou 46,26 € /mois

    • Livraison à 0,01 €
    Voir les modes de livraison

    rarewaves-us

    PRO Vendeur favori

    4,7/5 sur + de 1 000 ventes

    Nouvel article expédié dans le 24H à partir des Etats Unis Livraison au bout de 14 à 21 jours ouvrables.

    Publicité
     
    Vous avez choisi le retrait chez le vendeur à
    • Payez directement sur Rakuten (CB, PayPal, 4xCB...)
    • Récupérez le produit directement chez le vendeur
    • Rakuten vous rembourse en cas de problème

    Gratuit et sans engagement

    Félicitations !

    Nous sommes heureux de vous compter parmi nos membres du Club Rakuten !

    En savoir plus

    Retour

    Horaires

        Note :


        Avis sur System - On - Chip: Next Generation Electronics Format Relié  - Livre Littérature Générale

        Note : 0 0 avis sur System - On - Chip: Next Generation Electronics Format Relié  - Livre Littérature Générale

        Les avis publiés font l'objet d'un contrôle automatisé de Rakuten.


        Présentation System - On - Chip: Next Generation Electronics Format Relié

         - Livre Littérature Générale

        Livre Littérature Générale - 01/01/2006 - Relié - Langue : Anglais

        . .

      • Editeur : Institution Of Engineering & Technology
      • Langue : Anglais
      • Parution : 01/01/2006
      • Format : Moyen, de 350g à 1kg
      • Nombre de pages : 944
      • Expédition : 1451
      • Dimensions : 23.6 x 16.0 x 5.6
      • ISBN : 9780863415524



      • Résumé :

        This book highlights both the key achievements of electronic systems design targeting SoC implementation style, and the future challenges presented by the continuing scaling of CMOS technology.

        Sommaire:

        • Part 1: System-level design
        • Chapter 1: Multi-criteria decision making in embedded system design
        • Chapter 2: System-level performance analysis - the SymTA/S approach
        • Chapter 3: Analysis and optimisation of heterogeneous real-time embedded systems
        • Chapter 4: Hardware/software partitioning of operating systems: focus on deadlock avoidance
        • Chapter 5: Models of computation in the design process
        • Chapter 6: Architecture description languages for programmable embedded systems
        • Part 2: Embedded software
        • Chapter 7: Concurrent models of computation for embedded software
        • Chapter 8: Retargetable compilers and architecture exploration for embedded processors
        • Chapter 9: Software power optimisation
        • Part 3: Power reduction and management
        • Chapter 10: Power-efficient data management for dynamic applications
        • Chapter 11: Low power system scheduling, synthesis and displays
        • Chapter 12: Power minimisation techniques at the RT-level and below
        • Chapter 13: Leakage power analysis and reduction for nano-scale circuits
        • Part 4: Reconfigurable computing
        • Chapter 14: Reconfigurable computing: architectures and design methods
        • Part 5: Architectural synthesis
        • Chapter 15: CAD tools for embedded analogue circuits in mixed-signal integrated Systems-on-Chip
        • Chapter 16: Clock-less circuits and system synthesis
        • Part 6: Network-on-chip
        • Chapter 17: Network-on-chip architectures and design methods
        • Chapter 18: Asynchronous on-chip networks
        • Part 7: Simulation and verification
        • Chapter 19: Covalidation of complex hardware/software systems
        • Chapter 20: Hardware/software cosimulation from interface perspective
        • Chapter 21: System-level validation using formal techniques
        • Part 8: Manufacturing test
        • Chapter 22: Efficient modular testing and test resource partitioning for core-based SoCs
        • Chapter 23: On-chip test infrastructure design for optimal multi-site testing
        • Chapter 24: High-resolution flash time-to-digital conversion and calibration for system-on-chip testing
        • Chapter 25: Yield and reliability prediction for DSM circuits

        Détails de conformité du produit

        Consulter les détails de conformité de ce produit (

        Personne responsable dans l'UE

        )
        Le choixNeuf et occasion
        Minimum5% remboursés
        La sécuritéSatisfait ou remboursé
        Le service clientsÀ votre écoute
        LinkedinFacebookTwitterInstagramYoutubePinterestTiktok
        visavisa
        mastercardmastercard
        klarnaklarna
        paypalpaypal
        floafloa
        americanexpressamericanexpress
        Rakuten Logo
        • Rakuten Kobo
        • Rakuten TV
        • Rakuten Viber
        • Rakuten Viki
        • Plus de services
        • À propos de Rakuten
        Rakuten.com