Intel Xeon Phi Processor High Performance Programming -
- Format: Broché Voir le descriptif
Vous en avez un à vendre ?
Vendez-le-vôtre39,99 €
Occasion · Bon État
Ou 10,00 € /mois
- Livraison : 0,00 €
- Livré entre le 6 et le 15 mai
Nos autres offres
-
83,79 €
Produit Neuf
Ou 20,95 € /mois
- Livraison : 25,00 €
- Livré entre le 13 et le 18 mai
- Payez directement sur Rakuten (CB, PayPal, 4xCB...)
- Récupérez le produit directement chez le vendeur
- Rakuten vous rembourse en cas de problème
Gratuit et sans engagement
Félicitations !
Nous sommes heureux de vous compter parmi nos membres du Club Rakuten !
TROUVER UN MAGASIN
Retour
Avis sur Intel Xeon Phi Processor High Performance Programming de Collectif Format Broché - Livres
0 avis sur Intel Xeon Phi Processor High Performance Programming de Collectif Format Broché - Livres
Les avis publiés font l'objet d'un contrôle automatisé de Rakuten.
Présentation Intel Xeon Phi Processor High Performance Programming de Collectif Format Broché
- Livres
Résumé :
Intel Xeon Phi Processor High Performance Programming, Knights Landing Edition, Second Edition, is a practical guide to code development for Intel's Xeon Phi coprocessor. To ensure that your applications run at maximum efficiency, the authors emphasize key techniques that are essential to programming any modern parallel computing system whether based on Intel Xeon processors, Intel Xeon Phi coprocessors, or other high performance microprocessors. Applying these techniques will increase your program performance on any system, and better prepare you for the Xeon Phi Knights Landing coprocessor. . The book starts by providing a brief level setting overview of Intel's Knights Landing? including Xeon Phi and Xeon architectures, and then quickly uses simple but informative code examples to explain the unique aspects of the new Knights Landing chipset. It then dives deeper into the meat of the hardware and software architecture that is behind the high performing examples, explaining the tools, development environment, and coding best practices to successfully leverage wide vectors, many cores, many threads, and high bandwidth cache/memory architecture.
Détails de conformité du produit
Personne responsable dans l'UE